A
Anonymous
Guest
taugt das was
http://www.amazon.de/gp/product/B00BHAT ... em_1p_0_ti
Der DSO 203 ist ein 4 ¨CKanal Speicher-Oszillograf f¨¹r diverse elektronische Me?-Aufgaben. Er basiert auf dem Prozessor ARM cortex M3 32 bit, und bietet eine Abtastrate von 72 MS/s, integriertem FPGA und Hochgeschwindigkeits - Analog-Digital-Wandlern.
Ein interner 2 MB Speicher kann Screenshots, Me?-Konfiguration und Firmware-Update speichern. Die miniaturisierte Bauform verbunden mit Akkubetrieb erm?glicht vielf?ltigen mobilen Einsatz. Schaltplan und Software sind ?open-source¡° f¨¹r unbegrenzte Weiterentwicklungsm?glichkeiten.
¡¤3" 240 ¡Á 400 widescreen color TFT LCD screen, STM32 is the master MCU, with the FPGA to implement the control and management of external ADC and data cache. ¡¤MCU and the FPGA are selected QFP100 package, ADC selected QFP48 package. ¡¤36M+36M sampling frequency, the use of the ADC AD9288-40 chip, single-channel maximum sampling frequency of the 72M.
¡¤FIFO RAM has a maximum operating frequency of use of> 200MHz low-power FPGA to achieve. ¡¤Two 72MHZ/s analog channels, plus two digital channels. ¡¤Analog channel circuit using unity gain> 150MHz op amp, so the actual 30MHz analog bandwidth is expected to do more.
¡¤As low power, low-cost, QFP package and other conditions of the FPGA, storage capacity is not large, so DSO203 sampling depth of the current situation for the multi-channel 4096 points per channel, single-channel work cases, 8192 poi
http://www.amazon.de/gp/product/B00BHAT ... em_1p_0_ti
Der DSO 203 ist ein 4 ¨CKanal Speicher-Oszillograf f¨¹r diverse elektronische Me?-Aufgaben. Er basiert auf dem Prozessor ARM cortex M3 32 bit, und bietet eine Abtastrate von 72 MS/s, integriertem FPGA und Hochgeschwindigkeits - Analog-Digital-Wandlern.
Ein interner 2 MB Speicher kann Screenshots, Me?-Konfiguration und Firmware-Update speichern. Die miniaturisierte Bauform verbunden mit Akkubetrieb erm?glicht vielf?ltigen mobilen Einsatz. Schaltplan und Software sind ?open-source¡° f¨¹r unbegrenzte Weiterentwicklungsm?glichkeiten.
¡¤3" 240 ¡Á 400 widescreen color TFT LCD screen, STM32 is the master MCU, with the FPGA to implement the control and management of external ADC and data cache. ¡¤MCU and the FPGA are selected QFP100 package, ADC selected QFP48 package. ¡¤36M+36M sampling frequency, the use of the ADC AD9288-40 chip, single-channel maximum sampling frequency of the 72M.
¡¤FIFO RAM has a maximum operating frequency of use of> 200MHz low-power FPGA to achieve. ¡¤Two 72MHZ/s analog channels, plus two digital channels. ¡¤Analog channel circuit using unity gain> 150MHz op amp, so the actual 30MHz analog bandwidth is expected to do more.
¡¤As low power, low-cost, QFP package and other conditions of the FPGA, storage capacity is not large, so DSO203 sampling depth of the current situation for the multi-channel 4096 points per channel, single-channel work cases, 8192 poi